仅对英特尔可见 — GUID: ebx1647651925112
Ixiasoft
2.3. TX和RX并行和串行信号
信号名称 | 时钟域/复位 | 方向 | 说明 |
---|---|---|---|
tx_parallel_data[80*N*X-1:0 | coreclkin tx_reset[m] |
输入 | 来自FPGA内核的同步并行数据总线,通过EMIB同步数据路径 – 某些比特被映射到特殊功能。 |
rx_parallel_data[80*N*X-1:0] | coreclkin rx_reset[m] |
输入 | 到FPGA内核的同步并行数据总线,通过EMIB同步数据路径 – 某些比特被映射到特殊功能。 |
tx_serial_data[N-1:0] | tx_reset[m] | 输出 | TX串行数据端口。 |
tx_serial_data_n[N-1:0] | tx_reset[m] | 输出 | TX串行数据端口的差分对。 |
rx_serial_data[N-1:0] | rx_reset[m] | 输出 | RX串行数据端口。 |
rx_serial_data_n[N-1:0] | rx_reset[m] | 输出 | RX串行数据端口的差分对。 |
注: 在F-Tile PMA/FEC Direct PHY Multirate Intel FPGA IP中,内核FIFO接口始终使用双宽度数据传输。关于数据映射的更多信息,请参考F-tile架构和PMA and FEC Direct PHY IP用户指南的PMA和FEC模式PHY TX和RX数据路径的比特映射。