F-Tile PMA and FEC Direct PHY Multirate Intel FPGA IP用户指南

ID 720998
日期 4/01/2024
Public
文档目录

2.3. TX和RX并行和串行信号

表 9.  TX和RX并行和串行接口信号请参考定义端口和信号参考中接口端口的比特的变量来了解关于变量的定义。
信号名称 时钟域/复位 方向 说明
tx_parallel_data[80*N*X-1:0

coreclkin

tx_reset[m]

输入 来自FPGA内核的同步并行数据总线,通过EMIB同步数据路径 – 某些比特被映射到特殊功能。
rx_parallel_data[80*N*X-1:0]

coreclkin

rx_reset[m]

输入 到FPGA内核的同步并行数据总线,通过EMIB同步数据路径 – 某些比特被映射到特殊功能。
tx_serial_data[N-1:0] tx_reset[m] 输出

TX串行数据端口。

tx_serial_data_n[N-1:0] tx_reset[m] 输出 TX串行数据端口的差分对。
rx_serial_data[N-1:0] rx_reset[m] 输出

RX串行数据端口。

rx_serial_data_n[N-1:0] rx_reset[m] 输出 RX串行数据端口的差分对。
注: 在F-Tile PMA/FEC Direct PHY Multirate Intel FPGA IP中,内核FIFO接口始终使用双宽度数据传输。关于数据映射的更多信息,请参考F-tile架构和PMA and FEC Direct PHY IP用户指南PMA和FEC模式PHY TX和RX数据路径的比特映射