F-Tile PMA and FEC Direct PHY Multirate Intel FPGA IP用户指南

ID 720998
日期 4/01/2024
Public
文档目录

2.6. RS-FEC信号

下表描述了作为F-Tile PMA/FEC Direct PHY Multirate Intel FPGA IP的一部分的RS-FEC信号。

表 13.  RS-FEC信号
信号名称 时钟域/复位 方向 说明
rsfec_status_rx_not_deskew[M-1:0] 异步 输出 所有的RX通道均已锁定,但对齐标记不唯一或偏斜过大。仅适用于多通道。
rsfec_status_rx_not_locked[M-1:0] 异步 输出 RX通道未锁定未锁定到对齐和代码字标记或 RS-FEC 代码字(当不使用标记时)。仅适用于多通道。
rsfec_status_rx_not_align[M-1:0] 异步 输出 传入信号失败,RX通道未全部锁定,对齐标记不唯一或偏斜过大。仅适用于多通道。
rsfec_sf[M-1:0] 异步 输出 信号失败,低电平表示RS-FEC已对齐(fec_ready为高电平,rsfec_status_not_aligned为低电平)
fec_snapshot[M-1:0] 异步 输入 将RS-FEC状态的快照传送至CSR,使用 Avalon® 存储器映射读取内容。为了避免跨多个数据流的RS-FEC错误计数器在聚合模式下的不同数据流之间出现SSR变化延迟,应在获取快照之前停止流量。