F-Tile PMA and FEC Direct PHY Multirate Intel FPGA IP用户指南

ID 720998
日期 4/01/2024
Public
文档目录

2.8. PMA Avalon存储器映射信号

下表描述了作为F-Tile PMA/FEC Direct PHY Multirate Intel FPGA IP的一部分的PMA Avalon® 存储器映射信号。

表 15.  PMA Avalon® 存储器映射接口信号请参考定义端口和信号参考中接口端口的比特的变量来了解关于完整的变量定义。
信号名称 时钟域/复位 方向 说明
reconfig_xcvr_clk N/A 输入 重配置接口时钟
reconfig_xcvr_reset reconfig_xcvr_clk 输入 PMA重配置接口复位。上电后您必须置位此复位至少一次。
reconfig_xcvr_address[17+K p:0] reconfig_xcvr_clk 输入 重配置接口地址 K p=Ceiling(log2(N))。如果存在多个PMA,那么高地址比特用于共享的PMA解码。
reconfig_xcvr_byteenable[3:0] reconfig_xcvr_clk 输入 ```````字节使能。如果byteenable[3:0]4’b1111,那么使用32-bit Dword Access;否则使用byte access(字节访问)。
reconfig_xcvr_write reconfig_xcvr_clk 输入 重配置写入
reconfig_xcvr_read reconfig_xcvr_clk 输入 重配置读取
reconfig_xcvr_writedata[31:0] reconfig_xcvr_clk 输入 重配置写数据
reconfig_xcvr_readdata[31:0] reconfig_xcvr_clk 输出 重配置读数据
reconfig_xcvr_waitrequest reconfig_xcvr_clk 输出 重配置等待请求
reconfig_xcvr_readdatavalid reconfig_xcvr_clk 输出 重配置读取数据有效。可选端口,使用前需要在参数编辑器中使能该端口。