AN 796: Cyclone® V和 Arria® V SoC 器件设计指南

ID 683360
日期 7/27/2020
Public
文档目录

4.5.1.2. 通过FPGA I/O连接的PHY接口

没有足够HPS Dedicated I/O容纳PHY接口时,或者HPS EMAC不支持需要使用的PHY接口时,将FPGA I/O用做HPS EMAC PHY接口会有所帮助。

指南:配置Platform Designer (Standard)内HPS组件时,请指定PHY接口发送时钟频率。

对于GMII或MII(包括使用其他PHY接口),请指定HPS EMAC PHY接口的最大发送路径时钟频率:GMII为125 MHz,MII为25 MHz。该配置可确保Platform Designer (Standard)系统生成后,PHY接口发送时钟应用正确的时钟时序约束。