AN 796: Cyclone® V和 Arria® V SoC 器件设计指南

ID 683360
日期 7/27/2020
Public
文档目录

3.3.2. 早期管脚规划与I/O约束分析

指导:选择HPS Dedicated Function I/O的I/O电压水平

HPS_CLK1, HPS_CLK2, HPS_nPOR and HPS_nRSTVCCRSTCLK_HPS供电。这些HPS Dedicated Function Pin为3.3V,3.0V,2.5V或1.8V LVCMOS/LVTTL。这些管脚的I/O信令电压由 VCCRSTCLK_HPS采用的电源电平确定。

注: HPS_PORSEL可连接到VCCRSTCLK_HPS(用于快速HPS POR延迟)或GND(用于标准HPS POR延迟)。
注: 如果VCCIO_HPSVCCPD_HPS以及VCCRSTCLK_HPS共享相同的电压要求,则他们可以共享相同的功率和稳压器。不需要在保持HPS运行的同时关闭FPGA架构的功能。