AN 796: Cyclone® V和 Arria® V SoC 器件设计指南

ID 683360
日期 7/27/2020
Public
文档目录

4.3.3.1. 器件上电

上电和断电排序

Cyclone® V/ Arria® V SoC器件中需要考虑以下电源轨的上电顺序。

  • VCC_HPS
  • VCCPD_HPS
  • VCCIO_HPS
  • VCCRSTCLK_HPS
  • VCCPLL_HPS
  • VCC_AUX_SHARED

请参阅 Cyclone® V Arria® V器件手册第一卷:器件接口和集成中“电源管理”章节的“上电顺序”。

指南:设计Power Distribution Network (PDN)时,请考虑电源上最大瞬时电流的斜坡时间。

使用PDN Tool计算内核架构VCC电源所需的应用程序PDN目标阻抗时,请采用Core Clock Frequency和Current Ramp Up Period参数将VCC上的最大瞬时电流斜坡时间建模。相对于默认阶跃函数分析,此过程放放宽了阻抗的要求,从而产生具有更少去耦电容器但更高效的PDN。

可从EPE Spreadsheet中获得初始瞬时电流估算值,并且可在设计即将完成时使用 Intel® Quartus® Prime中的Power Analyzer Power Analysis Tool进行更准确的分析。

请参阅AN 750:使用Altera PDN工具优化 供电网络设计