仅对英特尔可见 — GUID: fim1481303818421
Ixiasoft
3.5.2. 通过HPS互连优化DMA主控带宽
FPGA DMA主控可通过FPGA-to-HPS Bridge和FPGA-to-SDRAM Interface访问HPS资源,并可在HPS Platform Designer (Standard) Component中进行配置。HPS SDRAM控制器多端口前端(MPFE)提供这些资源的仲裁,并强制执行Quality of Service (QoS)设置。在规划和设计DMA主控和通过HPS互连访问资源的相关缓冲时,研究学习HPS互连的体系结构并考虑如下可用于通过互连优化带宽的指导和资源。
指南:利用 Cyclone® V FPGA-to-HPS桥接设计实例进行调整以获得较好的性能。
Cyclone® V FPGA-to-HPS Bridge Design Example是一个有用的平台。用于对FPGA和HPS资源之间特定数据流量访问模式进行建模。
本设计实例中包含一个实用工具,可使用该工具选择端点之间的数据通路,选择事务特性(例如,突发长度),并报告传输带宽。该使用工具在HPS中的ARM Cortex* A-9处理器上运行。