AN 796: Cyclone® V和 Arria® V SoC 器件设计指南

ID 683360
日期 7/27/2020
Public
文档目录

3.3. HPS时钟和复位设计考量

HPS子系统的主时钟和复位是HPS_CLK1,HPS_CLK2,HPS_nPOR,HPS_nRST HPS_PORSELHPS_CLK1为Main PLL提供时钟源,而Main PLL将生成MPU,L3/L4子系统,调试子系统和Flash控制器的时钟。还可对其编程来驱动Peripheral和SDRAM PLL。与此同时 HPS_CLK2也可作为Peripheral和SDRAM PLL的时钟源。

HPS_nPOR提供冷复位输入,而HPS_nRST提供双向热复位源。对于HPS_PORSEL,首先它是一个输入管脚,可用来为HPS块选择标准POR延迟或快速POR延迟。

注: 请参阅 Cyclone® V Device Family Pin Connection Guidelines Arria® V G,GX,ST和SX Device Family Pin Connection Guidelines 了解有关连接HPS时钟和复位管脚的更多信息。