AN 796: Cyclone® V和 Arria® V SoC 器件设计指南

ID 683360
日期 7/27/2020
Public
文档目录

3.4.2. HPS SDRAM I/O位置

Cyclone® V Arria® V SoC HPS External Memory Interface I/O位置固定,具体取决于所使用存储器的类型。可参阅 “HMC Pin Assignment for DDR3/DDR2”和“HMC Pin Assignment for LPDDR2”下的器件Pin Out文件了解存储器接口管脚使用的确切I/O管脚。

注: 未使用的HPS External Memory Interface I/O Pins不可分配给HPS Peripherals,或由FPGA用作Loaner IO。
注: 相比较大封装(40-bit),最小的 Cyclone® V SoC封装U19(484管脚数) 具有较窄的HPS SDRAM宽度(32-bit)。请参阅Cyclone V Device Handbook Volume 1: Device Interfaces and Integration中的"External Memory Interfaces in Cyclone® V Devices”章节了解更多信息。