仅对英特尔可见 — GUID: lvn1481303815150
Ixiasoft
3.4.3. HPS EMIF与SoC FPGA器件集成
将 Cyclone® V或 Arria® V SoC HPS EMIF与SoC系统设计的其余部分进行集成时,请考虑如下内容:
指南:按照指导优化访问HPS SDRAM的所有主机的带宽
通过L3 Interconnect(FPGA-to-SDRAM桥接除外)访问连接HPS EMIF的SDRAM。在FPGA内核中设计和配置高带宽DMA主控以及相关缓冲器时,请参阅DMA考量。上述部分涵盖的原则适用于所有高带宽DMA主控(例如,DMA控制器组件,定制外设中的集成DMA控制器)和FPGA内核中通过FPGA-to-SDRAM和FPGA-to-HPS桥接端口访问HPS源(例如 HPS SDRAM)的相关缓冲,而非紧密耦合的HPS硬件加速器。