AN 796: Cyclone® V和 Arria® V SoC 器件设计指南

ID 683360
日期 7/27/2020
Public
文档目录

3.2.2. HPS I/O设置:约束和驱动强度

指南:请确保具有HPS Dedicated I/O的I/O设置(驱动强度,I/O标准,弱上拉使能等。)

生成包含HPS的Platform Designer (Standard)系统时,将自动管理HPS管脚位置分配。对于HPS SDRAM,一旦运行“hps_sdram_p0_pin_assignments.tcl”脚本(该脚本在生成Platform Designer (Standard) HPS Component时创建),便完成了I/O标准和端接设置。

注: 生成Platform Designer (Standard) HPS Component后,可在以下目录中找到脚本“hps_sdram_p0_pin_assignments.tcl”: <Quartus project directory>\<Platform Designer (Standard) file name>\synthesis\submodule。以下显示的是从 Intel® Quartus® Prime中选择的脚本实例:

唯一必须管理的是针对HPS Dedicated Function Pins和HPS Dedicated I/O的HPS I/O 约束。如同FPGA约束一样,诸如驱动强度,I/O标准和弱上拉使能等约束都会添加到 Intel® Quartus® Prime工程中,并在第二阶段引导加载器配置I/O过程中应用于引导中的HPS。对于FPGA I/O,I/O约束将应用于FPGA配置文件。

注: 上电过程中,引导闪存器件所需的HPS Dedicated I/O由Boot ROM配置,具体取决于BSEL值。