AN 796: Cyclone® V和 Arria® V SoC 器件设计指南

ID 683360
日期 7/27/2020
Public
文档目录

4.3.2.2. 考虑需要的HPS引导时钟频率

Cyclone® V / Arria® V SoC器件支持PLL旁路模式下的10-50 MHz HPS引导时钟,在PLL Locked模式下最高可以达到400MHz。上电或冷复位过程中,引导ROM对CSEL管脚的值进行采样,并在需要时配置HPS PLL以提供更快的引导时钟频率。

请参阅关于CSEL选项的表格,以及相应Hard Processor System Technical Reference Manual中“引导和配置”附录下对应的外部振荡器频率。