AN 796: Cyclone® V和 Arria® V SoC 器件设计指南

ID 683360
日期 7/27/2020
Public
文档目录

1.2. SoC FPGA设计中HPS设计指南概述

表 2.  HPS设计指南概述

HPS设计流程的各个阶段

指南

连接

硬件和软件分区

确定系统拓扑并将其用作HPS到FPGA接口设计的起点。

HPS和FPGA互连指南

HPS管脚复用和I/O配置设置

规划HPS系统的配置设置,包括I/O复用选项,FPGA和SDRAM接口,时钟,外设设置。

连接器件I/O与HPS外设和存储器的设计考量

HPS时钟和复位考量

HPS时钟和冷复位/热复位考量

HPS时钟和复位设计考量

HPS EMIF考量

HPS EMIF控制器的使用和相关考量

HPS EMIF设计考量

FPGA加速器设计考量

管理FPGA加速器和HPS之间一致性的设计考量

DMA考量

建议的IP开发工具

Signal Tap II,BFMs,System Console

IP调试工具