AN 796: Cyclone® V和 Arria® V SoC 器件设计指南

ID 683360
日期 7/27/2020
Public
文档目录

2.1.1.2. HPS-to-FPGA桥接

指南:使用HPS-to-FPGA桥接将由FPGA加载的存储器连接到HPS。

HPS-to-FPGA桥接允许HPS中的主接口(如,微处理器单元(MPU),DMA或集成了主接口的外设)访问SoC器件中由FPGA部分加载的存储器。该桥接支持32-bit、64-bit和128-bit数据路径,从而可将与桥接连接的FPGA逻辑中从数据宽度调整到最大。计划由主接口使用该桥接执行突发传输,且不应用于访问FPGA逻辑中的外设寄存器。控制和状态寄存器访问应该发送到轻量级HSP-to-FPGA桥接。

指南:如果使用连接HSP-to-FPGA桥接的存储器进行HPS引导,请确保Platform Designer (Standard)中其从接口地址设置为0x0。

设置HPS BSEL管脚从FPGA(BSEL = 1)引导,处理器执行位于HPS-to-FPGA桥接中偏移0x0处由FPGA加载的编码。这是唯一可在引导时加载编码的桥接。