AN 796: Cyclone® V和 Arria® V SoC 器件设计指南

ID 683360
日期 7/27/2020
Public
文档目录

2.1.1.3. FPGA-to-HPS桥接

指南:使用FPGA-to-HPS桥接进行FPGA主接口到HPS的可高速缓存访问。

FPGA-to-HPS桥接允许FPGA逻辑中实现的主接口访问HPS内的存储器和外设。该桥接支持32,64和128-bit数据路径,因此可将其调整到与FPGA中实现的主接口一样宽。

指南:使用FPGA-to-HPS桥接访问高速缓存一致性存储器,外设,或进行从FPGA主接口到HPS中片上RAM的访问。

尽管该桥接有对SDRAM子系统的直接连接,但该桥接的主旨是为外设和片上存储器提供访问权限,以及提供与MPU加速器一致性端口(ACP)连接一致性。

在没有一致性的情况下访问HPS, 应该将FPGA中的主接口连接到FPGA-to-SDRAM 端口,因为他们能够提供更多带宽和更低延迟的访问。