AN 796: Cyclone® V和 Arria® V SoC 器件设计指南

ID 683360
日期 7/27/2020
Public
文档目录

2.1.1.1. 轻量HPS-to-FPGA桥接

指南:使用轻量HPS-to-FPGA桥接连接需要HPS控制的IP。

轻量HPS-to-FPGA桥接允许HPS中的主接口访问SoC器件FPGA部分中的存储器映射控制从端口。通常,仅HPS中的MPU访问该桥接以执行对FPGA中外设的控制和状态寄存器访问。

指南:请勿将轻量级HPS-to-FPGA桥接用于FPGA存储器。但可以将HPS-to-FPGA桥接用于存储器。

当MPU访问外设内的控制和状态寄存器时,其中事务为强有序(non-posted)。将轻量HPS-to-FPGA桥接专用于寄存器访问时,访问时间被最小化,因为突发流量被路由到HPS-to-FPGA桥接。

轻量HPS-to-FPGA桥接通过固定32-bit宽连接到FPGA逻辑,因为大多数IP核实现32-bit控制和状态寄存器。然而,Platform Designer (Standard)也适应FPGA生成的网络互连中32位宽度以外的事务。