MAX 10 FPGA信号完整性设计指南

ID 683572
日期 3/02/2017
Public

MAX 10 FPGA信号完整性设计指南的文档修订历史

日期 版本 修正内容
2021年4月 2021.04.27 更新了“ADC使用相关的I/O限制—初始值”表格中罗列的指导内容。
2017年3月 2017.03.02 对数据输入管脚的指南添加了一个注释:如果相邻管脚用作翻转输出,那么输入管脚的信号必须是1.5 V/ns或更快。
2017年2月 2017.02.21 重命名为Intel。
2015年11月 2015.11.02
  • 增添了关于指南:时钟和异步控制输入信号中通过全轨电压例化输入时钟信号的建议。
  • 增添了一个新主题:指南: MAX® 10 E144封装的时钟和数据输入信号
  • 更新了指南:I/O限制规则 中Maximum Percentage of I/O Pins Allowed for Specific I/O Standards in an I/O Bank表中的说明
  • Quartus II更改成Quartus Prime
2015年6月 2015.06.11
  • 增添了关于在与PLL输入时钟信号相同的bank中不使用未匹配的I/O标准的建议。
  • 更新了模拟输入的电路板设计指南。
  • 更新了ADC I/O限制指南主题。
2015年5月 2015.05.04
  • 更新了电压参考I/O标准的指南,添加了不支持电压参考I/O标准的一列器件封装。
  • 更新了关于I/O限制规则的主题,删除了关于差分垫布局法则的陈述。
  • 更新了关于外部存储器接口I/O限制的主题,添加了x24存储器接口宽度到F484封装。
  • 删除了关于 Quartus® Prime软件的未来版本中阈值触发器功能的可用性的陈述。此功能已经在15.0 版本中可用。
  • 更新了RC常数和滤波值和滤波设计实例图,澄清实例值的来源。
  • 删除了关于联系Intel获得ADC管脚RLC滤波器设计的注释。
  • 更新了关于DDR2,DDR3和LPDDR2 的电路板设计要求的指南。
2014年12月 2014.12.15 初始版本。