F-Tile Ethernet Multirate Intel® FPGA IP用户指南

ID 714307
日期 6/20/2022
Public
文档目录

2.11.2. Time-of-Day接口

一个单独的time-of-day (TOD)接口可用于一个重配置组中的每个端口。无论正在使用的激活端口的数量是多少,都必须驱动一个重配置组中的每个time-of-day端口。

对于BasicAdvanced时间戳精度模式,所有的time-of-day数据都必须同步到同一master time-of-day模块。

下表列出了不同数量的端口的接口详细信息。
表 43.  Time-of-Day (TOD)接口的信号关于信号描述,请参考F-Tile Ethernet Intel FPGA Hard IP用户指南
端口的最大数量 适用的重配置组 信号名称
1

25GE-1 Reconfigurable

50GE-1 Reconfigurable

Port 0:

i_p0_ptp_tx_tod[95:0]

i_p0_ptp_tx_tod_valid

i_p0_ptp_rx_tod[95:0]

i_p0_ptp_rx_tod_valid

2

100GE-2 Reconfigurable

Port 0:

i_p0_ptp_tx_tod[95:0]

i_p0_ptp_tx_tod_valid

i_p0_ptp_rx_tod[95:0]

i_p0_ptp_rx_tod_valid

Port 1:

i_p1_ptp_tx_tod[95:0]

i_p1_ptp_tx_tod_valid

i_p1_ptp_rx_tod[95:0]

i_p1_ptp_rx_tod_valid

4

100GE-4 Reconfigurable

400GE-8 Reconfigurable

200GE-4 Reconfigurable

Port 0:

i_p0_ptp_tx_tod[95:0]

i_p0_ptp_tx_tod_valid

i_p0_ptp_rx_tod[95:0]

i_p0_ptp_rx_tod_valid

Port 1:

i_p1_ptp_tx_tod[95:0]

i_p1_ptp_tx_tod_valid

i_p1_ptp_rx_tod[95:0]

i_p1_ptp_rx_tod_valid

Port 2:

i_p2_ptp_tx_tod[95:0]

i_p2_ptp_tx_tod_valid

i_p2_ptp_rx_tod[95:0]

i_p2_ptp_rx_tod_valid

Port 3:

i_p3_ptp_tx_tod[95:0]

i_p3_ptp_tx_tod_valid

i_p3_ptp_rx_tod[95:0]

i_p3_ptp_rx_tod_valid