低延迟以太网10G MAC用户指南

ID 683426
日期 10/31/2016
Public
文档目录

2.9.1.2. 移植—保持Avalon-ST接口上的64-bit数据路径

按照下列步骤实现Avalon ST接口和XGMII上的32-bit至64-bit适配器,并使用相同寄存器偏移以保持对Legacy 10-Gbps Ethernet (10GbE) MAC IP核的向下兼容性。
  1. 例化设计中的LL Ethernet 10G MAC IP核。要保持接口上的兼容性,请开启Use legacy Ethernet 10G MAC XGMII InterfaceUse legacy Ethernet 10G MAC Avalon Memory-Mapped InterfaceUse legacy Ethernet 10G MAC Avalon Streaming Interface选项。
  2. 确保tx_312_5_clkrx_312_5_clk连接到312.5-MHz时钟源。Intel建议这些时钟信号使用相同的时钟源。
  3. 为Add a clock source for 为tx_156_25_clkrx_156_25_clk添加一个156.25-MHz时钟源。156.25 MHz时钟源必须与312.5 MHz时钟源同步上升(rise-to-rise synchronous)。
  4. 确保csr_clk处于125 MHz至156.25 MHz的范围中。否则,某些统计计数器可能不准确。