低延迟以太网10G MAC用户指南

ID 683426
日期 10/31/2016
Public
文档目录

5.1. 时钟和复位信号

LL以太网10G MAC IP核运行于多个时钟域。可使用各种源来驱动时钟和复位域。也可使用每个信号说明中所指定的相同时钟源。

表 29.  时钟和复位信号
信号 操作模式 方向 宽度 说明
tx_312_5_clk 10G,1G/10G,1G/2.5G/10G,10M/100M/1G/10G 输入 1 Enable 10GBASE-R register mode禁用时,MAC TX数据路径的312.5-MHz时钟。该时钟和rx_312_5_clk可使用相同的时钟源。
tx_xcvr_clk 10G 输入 1 Enable 10GBASE-R register mode使能时,MAC TX数据路径的322.265625-MHz时钟。
tx_156_25_clk 10G, 1G/10G,1G/2.5G/10G, 10M/100M/1G/10G 输入 1

选择保持与Avalon-ST TX数据接口或XGMII上64-bit以太网10G MAC的兼容性时,MAC TX数据路径的156.25-MHz时钟。使能Enable 10GBASE-R register mode时,该功能不可用。

Intel建议该时钟和tx_312_5_clk共享相同时钟源。该时钟必须与tx_312_5_clk同步。它们的上升沿必须对齐且必须具有0 ppm和相移。

1G/2.5G 输入 1 Avalon-ST TX数据接口的156.25-MHz时钟。
tx_rst_n 全部 输入 1

tx_312_5_clk时钟域中的有效低电平异步复位用于MAC TX数据路。

请参阅相关信息了解复位要求。

rx_312_5_clk 10G, 1G/10G, 1G/2.5G/10G, 10M/100M/1G/10G 输入 1 Enable 10GBASE-R register mode禁用时,MAC RX数据路径的312.5-MHz时钟。该时钟和tx_312_5_clk可使用相同的时钟源。
rx_xcvr_clk 10G 输入 1 Enable 10GBASE-R register mode使能时,MAC RX数据路径的322.265625-MHz时钟。
rx_156_25_clk 10G, 1G/10G, 1G/2.5G/10G, 10M/100M/1G/10G 输入 1

选择保持与Avalon-ST RX数据接口或XGMII上64-bit以太网10G MAC的兼容性时,MAC RX数据路径的156.25-MHz时钟。Enable 10GBASE-R register mode使能时,该功能不可用。

Intel建议该时钟与rx_312_5_clk使用相同的时钟源。盖世中必须与rx_312_5_clk同步。它们的上升沿必须对齐且必须具有0 ppm和位移。

1G/2.5G 输入 1 Avalon-ST RX数据接口的156.25-MHz时钟。
rx_rst_n 全部 输入 1

Active-low reset in the rx_312_5_clk时钟域中的有效低电平复位用于MAC RX数据路径。

请参阅相关信息了解复位要求。

csr_clk 10G, 1G/10G, 1G/2.5G/10G, 10M/100M/1G/10G 输入 1 用于Avalon-MM控制和状态接口的时钟。Intel建议该时钟在125 - 156.25 MHz间运行。较低频率可能导致统计数据不准确,尤其是在使用基于寄存器的统计计数器时。
1G/2.5G 输入 1 Avalon-MM控制和状态接口的125-MHz时钟。
csr_rst_n 全部 输入 1

用于csr_clk域的有效低电平异步复位信号。该信号可充当MAC IP核的全局复位信号。

请参阅相关信息了解复位要求。