仅对英特尔可见 — GUID: lbl1457377160236
Ixiasoft
6.3. 收发器
收发器需要单独实例化的高级发送(ATX)PLL以生成高速串行时钟。 许多情况下,相同ATX PLL可作为有相似输入时钟要求的其它收发器的输入。 与小数分频PLL(fPLL)和CMU PLL相比,ATX PLL具有最佳抖动性能并支持最高频率操作。
信号 |
方向 |
说明 |
---|---|---|
tx_serial | 输出 | TX收发器信号。每个tx_serial比特驱动为两个物理管脚组成的一个差分对。 |
rx_serial | 输入 | RX收发器信号。每个rx_serial比特来自两个物理管脚组成的一个差分对。 |
clk_ref | 输入 | PLL参考时钟。RX PM中时钟数据恢复(CDR)电路的输入。该时钟的频率为644.53125 MHz。 |
tx_serial_clk | 输入 | 由ATX PLL驱动的高速串行时钟。该时钟的频率为12.890625 GHz。 |
tx_pll_locked | 输入 | 来自ATX PLL的锁定信号。显示所有ATX PLL都被锁定。 |