仅对英特尔可见 — GUID: ewo1451940909886
Ixiasoft
4.1. 25GbE IP核功能性说明
Intel® FPGA 25GbE IP核根据25G & 50G以太网规范 实现 25GbE MAC。该IP核通过以太网PCS和PMA(PHY)处理客户端逻辑和以太网网络间的帧封装和数据流。
图 7. 实例网络应用
TX方向中,MAC收集数据包并发送到PHY。其完成的任务如下:
- 接受客户帧
- 插入数据包包间距(IPG),前导码,起始帧分节符(SFD)和填充
- 添加CRC位(如已使能)。
PHY对MAC帧进行编码,以便通过介质向远程端进行可靠传输。
RX方向中,PHY将帧发送到会将这些帧转发至MAC的PCS。MAC完成如下任务:
- 执行情况检查
- 排除CRC,前导码和SFD
- 将帧的其余部分传递到客户端
前导码直通模式中,MAC将前导码和SFD传递到客户端而并不将其排除。RX CRC直通模式中,MAC将CRC字节传递到客户端并在与最终CRC字节相同的时钟周期中置位数据包终点(end-of-packet)信号。