F-Tile Serial Lite IV Intel® FPGA IP设计实例用户指南

ID 683287
日期 12/13/2021
Public

2.5. 编译和测试设计

按照以下步骤编译和测试设计:

  1. 启动 Intel® Quartus® Prime Pro Edition软件,并将目录更改为example_design_dir/ed_synth/,然后打开seriallite_iv_streaming_demo.qpf文件。
  2. 点击Processing > Start Compilation编译设计。

    Intel® Quartus® Prime Pro Edition软件在编译期间自动加载设计实例的时序约束和设计组件。

  3. 将开发电路板连接到主机电脑。
  4. 使用生成的seriallite_iv_streaming_demo.sof文件(Tools > Programmer)配置开发板上的FPGA。

    该设计实例以 Intel® Agilex™ I-Series Transceiver-SoC Development Kit作为对象。

    本设计包含一个 Synopsys* Design Constraints File (.sdc)和一个 Intel® Quartus® Prime Pro Edition Settings File (.qsf),已在环回模式下通过约束验证。如果您将该设计实例用于其他器件或开发板,可能就需要更新器件设置和.qsf文件中的约束。
    注: 在将设计下载到FPGA之前,您需要编程开发板上的时钟振荡器,以匹配设计实例中配置的收发器PLL和IOPLL参考时钟频率。请参阅 Intel® Agilex™ I-Series Transceiver-SoC Development Kit用户指南了解编程开发板上时钟振荡器的步骤。
  5. .sof文件加载到开发板后,使用System Console或者F-Tile Serial Lite IV 工具包运行硬件设计实例。有关F-Tile Serial Lite IV IP工具包的更多信息,请参阅 F-Tile Serial Lite IV IP Toolkit部分。