MAX 10高速LVDS I/O用户指南

ID 683760
日期 2/21/2017
Public
文档目录

2.2. MAX® 10支持的LVDS SERDES I/O标准

MAX® 10 D和S器件系列支持不同的LVDS I/O标准。 MAX® 10器件中的全部I/O bank支持真LVDS输出缓冲器和伪LVDS输出缓冲器。不过,仅底部I/O bank支持LVDS输出缓冲器。
表 3.   MAX® 10支持的LVDS I/O标准单电源和双电源 MAX® 10器件支持不同的I/O标准。要了解关于单电源和双电源器件的详细信息,请参考器件概述。
I/O标准 I/O Bank TX RX MAX® 10器件支持 注释:

双电源器件

单电源器件

真LVDS 全部 仅底部bank Yes Yes Yes
  • 全部I/O bank支持真LVDS输入缓冲器。
  • 仅底部I/O bank支持LVDS输出缓冲器。
伪LVDS (三个电阻) 全部 Yes Yes Yes

全部I/O bank支持伪LVDS输出缓冲器。

真RSDS 底部 Yes Yes Yes
伪RSDS (单个电阻) 全部 Yes Yes

全部I/O bank支持伪RSDS输出缓冲器。

伪RSDS (三个电阻) 全部 Yes Yes Yes

全部I/O bank支持伪RSDS输出缓冲器。

真Mini-LVDS 底部 Yes Yes
伪Mini-LVDS (三个电阻) 全部 Yes Yes

全部I/O bank支持伪Mini-LVDS输出缓冲器。

PPDS 底部 Yes Yes
伪PPDS (三个电阻) 全部 Yes Yes
总线LVDS 全部 Yes Yes Yes Yes
  • 总线LVDS (BLVDS)输出使用两个单端输出,其中第二个输出编程为反相输出。
  • BLVDS输入使用LVDS输入缓冲器。
  • 可以三态BLVDS输出。
LVPECL 全部 Yes Yes Yes

仅在双功能时钟输入管脚受到支持。

TMDS 全部 Yes Yes
  • 需要外部匹配,但不需要VREF
  • 需要外部电平位移器来支持3.3 V TMDS输入。该电平位移器必须在连接到 MAX® 10输入缓冲器之前,将TMDS信号从AC-coupled转换成DC-coupled。
  • TMDS接收器支持使用专用的2.5 V LVDS输入缓冲器。
Sub-LVDS 全部 Yes Yes Yes
  • 发送器仅支持将伪1.8 V差分信号用作输出的伪Sub-LVDS。
  • 需要外部输出匹配。
  • 不需要VREF
  • Sub-LVD接收器支持使用专用的2.5 V LVDS输入缓冲器。
SLVS 全部 Yes Yes Yes
  • SLVS发送器支持使用伪LVDS输出。
  • 需要外部匹配,但不需要VREF
  • SLVS接收器支持使用专用的2.5 V LVDS输入缓冲器。
HiSpi 全部 Yes Yes
  • 仅输入受到支持,因为HiSpi是单向I/O标准。
  • 需要外部匹配,但不需要VREF
  • HiSpi接收器支持使用专用的2.5 V LVDS输入缓冲器。