仅对英特尔可见 — GUID: sam1411097047351
Ixiasoft
3.4.4. 指南:LVDS通道PLL布局4.3.5. 指南:LVDS通道PLL布局
MAX® 10器件中的每个PLL仅可以驱动与PLL相同沿的I/O bank的LVDS通道。
I/O Bank边沿 | 输入refclk | GCLK多路复用器 | 可用的PLL |
---|---|---|---|
左侧 | 左侧 | 左侧 | 左上方或左下方 |
底部 | 底部 | 底部 | 左下方或右下方 |
右侧 | 右侧 | 右侧 | 右上方或右下方 |
顶端 | 顶端 | 顶端 | 左上方或右上方 |