MAX 10高速LVDS I/O用户指南

ID 683760
日期 2/21/2017
Public
文档目录

6.4. 指南:执行板级仿真

当您确定了系统要求和电路板设计约束后,使用电子设计自动化(EDA)仿真工具来执行板级仿真。请使用FPGA和对接器件的IBIS或者HSPICE模型进行仿真。

板级仿真确保最佳的板级设置,其中可以确定数据窗口是否符合LVDS接收器的输入规范(电气和 时序)。

您可以使用LVDS输出缓冲器上的可编程预加重功能,例如:补偿传输电路线的频率衰减。通过该功能,可以最大限度地张开远端接收器的数据眼图,特别是在远距离传输电路线。