仅对英特尔可见 — GUID: ryy1583951471724
Ixiasoft
5.15.1. CPRI 32-bit IQ数据TX接口
5.15.2. CPRI 64-bit IQ数据TX接口
5.15.3. CPRI 32-bit Ctrl_AxC TX接口
5.15.4. CPRI 64-bit Ctrl_AxC TX接口
5.15.5. CPRI 32-bit供应商特定的TX接口
5.15.6. CPRI 64-bit供应商特定TX接口
5.15.7. CPRI 32-bit实时供应商特定TX接口
5.15.8. CPRI 64-bit实时供应商特定TX接口
5.15.9. CPRI千兆介质独立接口(GMII)
5.15.10. CPRI IP L1控制和状态接口
6.1. eCPRI版本寄存器
6.2. eCPRI擦除寄存器(Scratch Register)
6.3. eCPRI通用控制寄存器
6.4. eCPRI消息5控制寄存器
6.5. eCPRI TX错误消息寄存器
6.6. eCPRI RX错误消息寄存器
6.7. eCPRI错误掩码消息寄存器
6.8. eCPRI错误日志消息寄存器
6.9. eCPRI错误消息5补偿值0寄存器
6.10. eCPRI Error Message 5 Compensation Value 1寄存器
6.11. eCPRI传输延迟0寄存器
6.12. eCPRI传输延迟1寄存器
6.13. eCPRI传输延迟2寄存器
6.14. Ethernet Frame Scratch寄存器
6.15. 源MAC地址<i>寄存器,其中i= 0, 1
6.16. 目的MAC n地址<i>寄存器,其中n= 0, 1, 2, 3, 4, 5, 6, 7 and i= 0, 1
6.17. VLAN Tag Register <i>,其中i= 0, 1, 2, 3, 4, 5, 6, 7
6.18. Ethertype寄存器
6.19. IPv4 Dw0寄存器
6.20. IPv4 Dw1寄存器
6.21. IPv4 Dw2寄存器
6.22. IPv4源地址寄存器
6.23. IPv4目的地址寄存器
6.24. UDP Dw0寄存器
6.25. UDP端口寄存器
6.26. MAC数据包类型使能寄存器
6.27. RX Error寄存器
仅对英特尔可见 — GUID: ryy1583951471724
Ixiasoft
1.2. 器件系列支持
器件支持级别 |
定义 |
---|---|
Advance |
IP core可用于此器件系列的仿真和编译。时序模型包括基于早期布局后信息对延迟的初始工程估算。时序模型会随着硅测试提高了实际硅与时序模型之间的相关性而发生变化。您可以使用此IP core进行系统架构和资源利用研究,仿真,管脚分配,系统等待时间评估,基本时序评估(流水线预算)和I/O传输策略(数据路径宽度,突发深度,I/O标准权衡))。 |
Preliminary |
使用初步时序模块验证本器件系列IP core。即使此IP core符合全部功能性要求,仍需对本器件系列进行时序分析。可在生产设计中谨慎使用。 |
Final |
使用最终时序模块验证本器件系列IP core。IP core符合本器件系列的所有功能性和时序要求,则可用于生产设计。 |
器件系列 | 支持 |
---|---|
Intel® Agilex™ (F-tile devices) | Advance |
Intel® Agilex™ (E-tile devices) | Advance |
Intel® Stratix® 10 (E-tile devices) | Final |
Intel® Stratix® 10 (H-tile devices) | Final |
Intel Arria 10 | Final |
其他器件系列 | 不支持 |