eCPRI Intel® FPGA IP 用户指南

ID 683685
日期 12/14/2021
Public
文档目录

5.15.9. CPRI千兆介质独立接口(GMII)

表 50.  CPRI GMII接口的信号
信号名称 宽度(Bit) I/O方向 说明
TX接口
gmii_txen[N] 1 Output GMII接口的有效信号,表示数据是有效的。此信号需要提前两个时钟周期置位,以便字符S在接收真正的GMII数据之前作为数据包的开始插入到数据流中。此信号的置低触发/T/R的置位,表示数据包的结束。

此信号将发送到CPRI MAC接口。

gmii_txer[N] 1 Output Ethernet传输代码错误。当此信号置位时,字符/V/将被插入并传递到CPRI链路中。

此信号将发送到CPRI MAC接口。

gmii_txd[N] 8 Output Ethernet传输数据。从外部Ethernet模块到CPRI IP core传输的数据,用于CPRI链路上的传输。此输入与gmii_txclk时钟的上升沿同步。

此信号将发送到CPRI MAC接口。

gmii_txfifo_status[N] 4 Input Ethernet TX PCS FIFO填充水平状态。各个比特的含义如下:
  • Bit [3]: FIFO空
  • Bit [2]: FIFO几乎为空
  • Bit [1]: FIFO满
  • Bit [0]: FIFO几乎已满
此信号将发送到CPRI MAC接口。
RX接口
gmii_rxdv[N] 1 Input

Ethernet接收数据有效。表示gmii_rxd上存在有效数据或者初始start-of-packet控制字符。

此信号将发送到CPRI MAC接口。

gmii_rxer[N] 1 Input

Ethernet接收错误。表示gmii_rxd上的一个错误。当此信号置位时,gmii_rxd的值为0x0E。

此信号将发送到CPRI MAC接口。

gmii_rxd[N] 8 Input

Ethernet接收数据。从CPRI IP到外部Ethernet模块的数据的数据总线。所有比特在复位期间都置低,所有比特在复位后都置位,直到CPRI IP实现帧同步。

此信号将发送到CPRI MAC接口。

gmii_rxfifo_status[N] 4 Input Ethernet RX PCS FIFO填充水平状态。各个比特的含义如下:
  • Bit [3]: FIFO空
  • Bit [2]: FIFO几乎为空
  • Bit [1]: FIFO满
  • Bit [0]: FIFO几乎已满
此信号将发送到CPRI MAC接口。