仅对英特尔可见 — GUID: fdw1601571581874
Ixiasoft
5.15.1. CPRI 32-bit IQ数据TX接口
5.15.2. CPRI 64-bit IQ数据TX接口
5.15.3. CPRI 32-bit Ctrl_AxC TX接口
5.15.4. CPRI 64-bit Ctrl_AxC TX接口
5.15.5. CPRI 32-bit供应商特定的TX接口
5.15.6. CPRI 64-bit供应商特定TX接口
5.15.7. CPRI 32-bit实时供应商特定TX接口
5.15.8. CPRI 64-bit实时供应商特定TX接口
5.15.9. CPRI千兆介质独立接口(GMII)
5.15.10. CPRI IP L1控制和状态接口
6.1. eCPRI版本寄存器
6.2. eCPRI擦除寄存器(Scratch Register)
6.3. eCPRI通用控制寄存器
6.4. eCPRI消息5控制寄存器
6.5. eCPRI TX错误消息寄存器
6.6. eCPRI RX错误消息寄存器
6.7. eCPRI错误掩码消息寄存器
6.8. eCPRI错误日志消息寄存器
6.9. eCPRI错误消息5补偿值0寄存器
6.10. eCPRI Error Message 5 Compensation Value 1寄存器
6.11. eCPRI传输延迟0寄存器
6.12. eCPRI传输延迟1寄存器
6.13. eCPRI传输延迟2寄存器
6.14. Ethernet Frame Scratch寄存器
6.15. 源MAC地址<i>寄存器,其中i= 0, 1
6.16. 目的MAC n地址<i>寄存器,其中n= 0, 1, 2, 3, 4, 5, 6, 7 and i= 0, 1
6.17. VLAN Tag Register <i>,其中i= 0, 1, 2, 3, 4, 5, 6, 7
6.18. Ethertype寄存器
6.19. IPv4 Dw0寄存器
6.20. IPv4 Dw1寄存器
6.21. IPv4 Dw2寄存器
6.22. IPv4源地址寄存器
6.23. IPv4目的地址寄存器
6.24. UDP Dw0寄存器
6.25. UDP端口寄存器
6.26. MAC数据包类型使能寄存器
6.27. RX Error寄存器
仅对英特尔可见 — GUID: fdw1601571581874
Ixiasoft
5.15.9. CPRI千兆介质独立接口(GMII)
信号名称 | 宽度(Bit) | I/O方向 | 说明 |
---|---|---|---|
TX接口 | |||
gmii_txen[N] | 1 | Output | GMII接口的有效信号,表示数据是有效的。此信号需要提前两个时钟周期置位,以便字符S在接收真正的GMII数据之前作为数据包的开始插入到数据流中。此信号的置低触发/T/R的置位,表示数据包的结束。
此信号将发送到CPRI MAC接口。 |
gmii_txer[N] | 1 | Output | Ethernet传输代码错误。当此信号置位时,字符/V/将被插入并传递到CPRI链路中。 此信号将发送到CPRI MAC接口。 |
gmii_txd[N] | 8 | Output | Ethernet传输数据。从外部Ethernet模块到CPRI IP core传输的数据,用于CPRI链路上的传输。此输入与gmii_txclk时钟的上升沿同步。 此信号将发送到CPRI MAC接口。 |
gmii_txfifo_status[N] | 4 | Input | Ethernet TX PCS FIFO填充水平状态。各个比特的含义如下:
|
RX接口 | |||
gmii_rxdv[N] | 1 | Input | Ethernet接收数据有效。表示gmii_rxd上存在有效数据或者初始start-of-packet控制字符。 此信号将发送到CPRI MAC接口。 |
gmii_rxer[N] | 1 | Input | Ethernet接收错误。表示gmii_rxd上的一个错误。当此信号置位时,gmii_rxd的值为0x0E。 此信号将发送到CPRI MAC接口。 |
gmii_rxd[N] | 8 | Input | Ethernet接收数据。从CPRI IP到外部Ethernet模块的数据的数据总线。所有比特在复位期间都置低,所有比特在复位后都置位,直到CPRI IP实现帧同步。 此信号将发送到CPRI MAC接口。 |
gmii_rxfifo_status[N] | 4 | Input | Ethernet RX PCS FIFO填充水平状态。各个比特的含义如下:
|