eCPRI Intel® FPGA IP 用户指南

ID 683685
日期 12/14/2021
Public
文档目录

5.1. 时钟信号

表 24.  eCPRI IP输入时钟
信号名称 宽度(Bit) I/O方向 说明
clk_tx 1 Input eCPRI IP TX时钟。

对于25G eCPRI数据速率类型,默认频率值为390.625 MHz。

对于10G eCPRI数据速率类型,默认频率值为156.25 MHz。

clk_rx 1 Input eCPRI IP RX时钟。

对于25G eCPRI数据速率类型,默认频率值为390.625 MHz。

对于10G eCPRI数据速率类型,默认频率值为156.25 MHz。

mac_clk_tx 1 Input Ethernet MAC TX时钟。
mac_clk_tx的频率取决于器件和数据速率:
器件 数据速率 mac_clk_tx 频率(MHz)
Intel® Agilex™ (E-tile) 25G 402.835
10G 161.32
Intel® Agilex™ (F-tile) 25G 402.835
10G 402或415
Intel® Stratix® 10 (H-tile) 25G 390.625
10G 156.25
Intel® Stratix® 10 (E-tile) 25G 402.835
10G 161.32
Intel Arria 10 10G 156.25
mac_clk_rx 1 Input Ethernet MAC RX时钟。
  • 对于 Intel® Stratix® 10 H-tile IP variation,默认频率值为390.625 MHz。
  • 对于 Intel® Stratix® 10 E-tile IP variation,默认频率值为402.835 MHz。
  • 对于 Intel® Agilex™ E-tile和F-tile IP variation,默认频率值为402.835 MHz。
clk_csr 1 Input CSR时钟。默认频率值为100 MHz到162 MHz。
ext_sink_clk 1 Input 外部用户接口时钟。频率值大于等于390.625 MHz。
cpri_clkout[N] 1 Input CPRI IP core的主时钟。
cpri_clkout[N]的频率取决于CPRI线比特率(line bit rate):
CPRI Line Bit Rate cpri_clkout[N]频率
0.6144 Gbps 15.36 MHz
1.2288 Gbps 30.72 MHz
2.4576 Gbps 61.44 MHz
3.0720 Gbps 76.80 MHz
4.9152 Gbps 122.88 MHz
6.1440 Gbps 153.6 MHz
8.11008 Gbps 245.76 MHz
9.8304 Gbps 245.76 MHz
10.1376 Gbps 153.60 MHz1
307.20 MHz2
12.16512 Gbps 184.32 MHz
24.33024 Gbps 368.64 MHz
iwf_gmii_rxclk[N] 1 Input iwf_gmii_txclk对GMII发送器接口提供时钟,iwf_gmii_rxclk对GMII接收器接口提供时钟。您必须以125 MHz频率驱动这些时钟来实现此接口所要求的1000 Mbps带宽。

只有在CPRI parameter editor中将Ethernet PCS接口的值设置为GMII的值才会出现这些时钟。

iwf_gmii_txclk[N] 1 Input
gmii_rxclk[N] 1 Output gmii_txclk对GMII发送器接口提供时钟,gmii_txclk对GMII接收器接口提供时钟。您必须以125 MHz频率驱动这些时钟来实现此接口所要求的1000 Mbps带宽。

只有在CPRI parameter editor中将Ethernet PCS接口的值设置为GMII的值才会出现这些时钟。

gmii_txclk[N] 1 Output
1 用于 Intel® Agilex™ E-tile和F-tile和 Intel® Stratix® 10 E-tile器件类型。
2 用于所有其他器件类型。