eCPRI Intel® FPGA IP 用户指南

ID 683685
日期 12/14/2021
Public
文档目录

5.3. TX Time of Day接口

表 26.  TX Time of Day接口的信号所有信号都与clk_tx同步。
信号名称 宽度(Bit) I/O方向 说明
tx_tod_time_of_day_96b_data 96 Input clk_txmac时钟域中的当前V2-format (96-bit) TOD。
tx_egress_timestamp_96b_data 96 Input

当Ethernet链路上的1588 PTP帧开始传输时,提供V2-format时间戳。当tx_egress_timestamp_96b_valid信号被置位时,值有效。

此信号仅出现在two-step时钟模式下。

tx_egress_timestamp_96b_valid 1 Input 表示tx_egress_timestamp_96b_datatx_egress_timestamp_96b_fingerprint信号在当前的clk_txmac时钟周期中有效。

此信号仅出现在two-step时钟模式下。

tx_egress_timestamp_96b_fingerprint 8 Input 提供当前开始在Ethernet链路上传输的V2-format 1588 PTP帧的指纹(fingerprint)。当tx_egress_timestamp_96b_valid信号置位时值有效。
编码格式:
  • Bit [6:0]: PTP Fingerprint ID
  • Bit [7]: PTP/eCPRI
ext_tx_egress_timestamp_96b_data 96 Output 当Ethernet链路上的1588 PTP帧开始传输时,提供V2-format时间戳。

tx_egress_timestamp_96b_valid信号被置位时,值有效。

ext_tx_egress_timestamp_96b_valid 1 Output 表示ext_tx_egress_timestamp_96b_data信号在当前的ext_sink_clk时钟周期中有效。此信号仅在two-step时钟模式下有意义。