eCPRI Intel® FPGA IP 用户指南

ID 683685
日期 12/14/2021
Public
文档目录

5.4. RX Time of Day接口

表 27.  RX Time of Day接口的信号所有信号都与clk_rx同步。
信号名称 宽度(Bit) I/O方向 说明
rx_tod_time_of_day_96b_data 96 Input clk_rxmac时钟域中的当前V2-format (96-bit) TOD。
rx_ingress_timestamp_96b_data 96 Input 无论RX客户端上当前数据包是否为1588 PTP数据包,显示IP核在以太网链路上接收到数据包时的V2格式时间戳。在IP核置位1588 PTP数据包的相同周期内提供信号上的有效值。
rx_ingress_timestamp_96b_valid 1 Input 表示rx_ingress_timestamp_96b_data信号在当前周期中有效。此信号与1588 PTP数据包的RX SOP信号是冗余的。
ext_rx_ingress_timestamp_96b_data 96 Output 指示IP core在Ethernet链路上接收到RX数据包时的V2-format时间戳。IP core在其置位1588 PTP数据包的RX SOP信号的同一周期中对此信号提供一个有效值。