eCPRI Intel® FPGA IP 用户指南

ID 683685
日期 12/14/2021
Public
文档目录

5.2. 电源,复位和防火墙信号

表 25.  eCPRI IP电源,复位和防火墙信号这些信号是异步的。
信号名称 宽度(Bit) I/O方向 说明
rst_tx_n 1 Input 来自Ethernet MAC TX的复位信号。

复位RX方向的eCPRI IP。复位De-concatenation, Header mapper/De-mapper, Ethernet header removal, eCPRI message 5 packet parser和Packet classifier。

rst_rx_n 1 Input 来自Ethernet MAC RX的复位信号。

复位TX方向的eCPRI IP。复位Concatenation, Header mapper/De-mapper, Ethernet header insertion, eCPRI message 5 packet parser和Packet queue。

rst_csr_n 1 Input CSR逻辑的复位信号。

复位eCPRI IP控制和状态寄存器。置位时,复位eCPRI IP。

tx_lanes_stable 1 Input 信号表示MAC的clk_tx信号稳定并准备好运行。
rx_pcs_ready 1 Input 信号表示MAC的clk_rx信号稳定并准备好运行。
iwf_rst_tx_n 1 Input IWF TX路径的复位信号。
iwf_rst_rx_n 1 Input IWF RX路径的复位信号。
rst_tx_n_sync 1 Output

IWF的复位输出。此信号同步于clk_tx

Intel建议将此信号连接到iwf_rst_tx_n
rst_rx_n_sync 1 Output

IWF的复位输出。此信号同步于clk_rx

Intel建议将此信号连接到iwf_rst_rx_n
iwf_gmii_rxreset_n[N] 1 Input 复位GMII接收器接口和FIFO读逻辑。
iwf_gmii_txreset_n[N] 1 Input 复位GMII发送器接口和FIFO写逻辑。
gmii_rxreset_n[N] 1 Output 复位GMII接收器接口和FIFO读逻辑。
gmii_txreset_n[N] 1 Output 复位GMII发送器接口和FIFO写逻辑。