仅对英特尔可见 — GUID: mwh1409960151404
Ixiasoft
2.1. 何时使用Netlist Viewer:分析设计问题
2.2. 使用Netlist Viewers的 Intel® Quartus® Prime设计流程
2.3. RTL Viewer概述
2.4. State Machine Viewer Overview
2.5. Technology Map Viewer概述
2.6. Netlist Viewer用户接口
2.7. 原理图视图
2.8. State Machine Viewer
2.9. 交叉探查Source Design File和其他 Intel® Quartus® Prime Windows
2.10. 从其他 Intel® Quartus® Prime窗口交叉探查Netlist Viewer
2.11. 查看时序路径
2.12. 优化设计网表修订历史
3.5.5.1. 优化源代码
3.5.5.2. 改善Register-to-Register时序
3.5.5.3. 物理综合优化
3.5.5.4. 关闭Extra-Effort Power优化设置
3.5.5.5. 优化关于速度而非面积的综合
3.5.5.6. 综合期间展开层级结构
3.5.5.7. Synthesis Effort设置为High
3.5.5.8. Change State Machine Encoding
3.5.5.9. 复制扇出控制逻辑
3.5.5.10. 防止Shift Register推断
3.5.5.11. 使用Synthesis Tool中的其他可用综合选项
3.5.5.12. Fitter Seed
3.5.5.13. 将Router Timing Optimization设置为Maximum
5.1.1. 启动Chip Planner
5.1.2. Chip Planner GUI组件
5.1.3. 查看特定体系结构设计信息
5.1.4. 查看器件中可用的时钟网络
5.1.5. 查看I/O Bank
5.1.6. 查看高速串行接口(HSSI)
5.1.7. 查看已布局节点的源和目标
5.1.8. 查看已布局资源的扇入和扇出连接
5.1.9. 生成即时扇入和扇出连接
5.1.10. 在Chip Planner中管理路径
5.1.11. 在Chip Planner中查看约束
5.1.12. 在Chip Planner中查看高速和低功耗Tile
5.1.13. Viewing Design Partition Placement
5.2.1. Logic Lock (Standard)区域的属性
5.2.2. 创建 Logic Lock (Standard)区域
5.2.3. 定制Logic Lock区域的形状
5.2.4. Placing Logic Lock (Standard) Regions
5.2.5. 将器件资源放入 Logic Lock (Standard)区域
5.2.6. Hierarchical (Parent and Child) Logic Lock (Standard) Regions
5.2.7. 其他 Intel® Quartus® Prime Logic Lock (Standard)设计功能
5.2.8. Logic Lock (Standard)区域窗口
5.4.1. Initializing and Uninitializing a Logic Lock (Standard) Region
5.4.2. Creating or Modifying Logic Lock (Standard) Regions
5.4.3. Obtaining Logic Lock (Standard) Region Properties
5.4.4. Assigning Logic Lock (Standard) Region Content
5.4.5. Save a Node-Level Netlist for the Entire Design into a Persistent Source File
5.4.6. Setting Logic Lock (Standard) Assignment Priority
5.4.7. 通过Tcl命令约束虚拟管脚
仅对英特尔可见 — GUID: mwh1409960151404
Ixiasoft
2.7.2. 原理图符号
原理图中节点的符号表示您设计网表中的单元。这些单元包括输入和输出端口,寄存器,逻辑门控,Intel原语,高级别操作符和层次实例。
注: 逻辑门控和操作符原语仅在RTL Viewer中出现。Technology Map Viewer中的逻辑以原子原语呈现,例如寄存器和LCELL。
符号 | 说明 |
---|---|
I/O端口 |
层次结构中当前级别的输入,输出或双向端口。查看顶层层次时,器件输入,输出或双向管脚。该符号还可代表总线。仅显示一条线路连接到双向符号,表示输入和输出路径。 输入符出现在原理图的最左侧。输出和双向符出现在原理图的最右侧。 |
I/O连接器 |
输入或输出连接器,表示来自相同层次中另一页面的网络。要转到包含源或目的地的页面,请双击连接器跳转到相应页面。 |
OR, AND, XOR门 |
OR(或),AND(与)或XOR(非)门原语(端口数目可不相同)。输入或输出端口上的小圆圈(气泡符)表示端口反转。 |
MULTIPLEXER |
具有段选择子的多路复用器原语在端口0和端口1之间选择。具有两个以上输入的多路复用器显示为操作符。 |
BUFFER |
缓冲器原语。本图示显示三态缓冲器,和一个已反转的输出使能端口。其他不具备使能端口的缓冲器包括,LCELL,SOFT,CARRY,和GLOBAL。NOT门和EXP扩展器缓冲器使用该符号,不具备使能的端口和已反转输出端口。 |
LATCH |
锁存器/DFF(数据触发器原语)。DFF的端口与锁存器和时钟触发器相同。其他触发器原语与之类似:
|
原子原语 |
原子原语。该符号显示原子名称,端口名称和原子类型。蓝色阴影表示可查看内部详细信息的原子原语。 |
其他原语 |
任何未归入前述类别的原语。该原语是不可扩展为更低层次的低级别节点。此符号显示端口名称,原语或操作符类型及其名称。 |
实例 |
设计中无对应原语或操作符的实例(用户定义的层次块)。该符号显示端口名称和实例名称。 |
加密实例 |
设计中用户定义的加密实例。该符号显示实例名称。无法打开较低级别层次的原理图,因为源设计已加密。 |
状态机实例 |
设计中有限状态机实例。 |
RAM |
同步存储器实例具有已寄存输入和可选已寄存输出。该符号显示器件系列和存储器块类型。该图示显示为Stratix M-RAM块中真正的双端口存储器块。 |
常量 |
常量信号值以灰色突出显示,默认情况下整个原理图中以十六进制格式显示。 |
符号 | 说明 |
---|---|
状态节点 |
该节点代表有限状态集中的状态。状态节点间的状态转变由弧线表示。双圆边框表示状态连接到状态机外部的逻辑,单个圆边框表示状态节点不馈送外部逻辑。 |
符号 | 说明 |
---|---|
|
加法器操作符: OUT = A + B |
|
乘法器操作符: OUT = A ¥ B |
|
除法器操作符: OUT = A / B |
|
等式 |
|
左移操作符: OUT = (A << COUNT) |
|
右移操作符: OUT = (A >> COUNT) |
|
右移操作符: OUT = (A%B) |
|
小于比较器: OUT = (A<:B:A>B) |
|
多路复用器: OUT = DATA [SEL] 数据范围大小为2sel range size |
|
选择器: 多路复用器带有一个热选输入和两个以上输入信号 |
|
二进制数解码器: OUT = (binary_number (IN) == x) for x = 0到 |