Intel® Quartus® Prime Standard Edition用户指南: 设计优化

ID 683230
日期 11/12/2018
Public
文档目录

5.5. 分析和优化设计布局规划修订历史

本章修订历史如下:

表 20.  文档修订历史
文档版本 Intel® Quartus® Prime版本 修订内容
2018.09.24 18.1.0
  • Intel Quartus Prime Standard版用户指南首次发布。
  • 重命名主题:将生成扇入和扇出连接更改为查看已布局资源的扇入和扇出连接
2018年5月7日 18.0.0
  • 添加了关于使用迭代法进行布局规划的建议。
2017.11.06 17.1.0
  • LogicLock实例更改为Logic Lock (Standard)
2017.05.08 17.0.0
  • 章节结构重组和内容更新。
  • 添加了图示:时钟区域, Creating a Hole in a LogicLock Region, Noncontiguous LogicLock Region, Routing Regions, Logic Placed Outside of an Empty Region。
  • 移动主题:将查看关键路径移动到时序收敛和优化章节并重命名为关键路径
  • 重命名主题:将创建Non-Rectangular LogicLock Plus 区域重命名为合并LogicLock Plus区域
  • 重命名主题:将Chip Planner概述重命名为Chip Planner中的设计布局规划
  • 重命名章节,从使用Chip Planner分析和优化设计布局规划重命名为分析和优化设计布局规划
2015.11.02 15.1.0
  • Quartus II更改为Quartus Prime
2015.05.04 15.0.0 添加关于LogicLock区域颜色代码的信息。
2014.12.15 14.1.0 更新了Virtual Pins约束的说明,以阐明约束的输入不可用。
2014年6月 14.0.0 更新格式
2013年11月 13.1.0 删除了HardCopy器件信息。
2013年5月 13.0.0 更新了“查看布线拥塞”部分

更新了对Chip Planner Quartus UI空间的参考文献

2012年6月 12.0.0 删除了反馈问卷链接。
2011年11月 11.0.1 文档模板更新。
2011年5月 11.0.0
  • 更新了11.0发布。

    编辑了”LogicLock区域”

    更新了“查看布线拥塞”

    更新了“查找历史记录”

    更新了图示15-4、15-9、15-10和15-13

    添加图示15-6

2010年12月 10.1.0
  • 更新了10.1发布。
2010年7月 10.0.0
  • 更新了器件支持信息。
  • 删除了关于Timing Closure Floorplan的参考文献;删除了“使用Timing Closure Floorplan设计分析”部分。
  • 添加了在线Help主题的链接
  • 添加了“通过Design Partition Planner使用LogicLock区域”部分
  • 更新了“查看关键路径”部分
  • 更新了多个图形
  • 更新了文档修订历史表格的格式
2009年11月 9.1.0
  • 全篇更新支持器件的信息。
  • 删除了关于旧器件系列的Timing Closure Floorplan弃用部分。(关于使用就器件系列的Timing Closure Floorplan的信息,请参阅文本存档中的早前版本Quartus Prime手册。)
  • 更新了“创建非矩形LogicLock区域”部分
  • 添加了“已选元件窗口”部分
  • 更新了表格12-1
2008年5月 8.0.0
  • 更新了以下部分:

    “Chip Planner任务和层次”

    “LogicLock区域”

    ”反向标注LogicLock区域”

    “Timing Closure Floorplan中的LogicLock Regions区域”

  • 添加以下区域:

    “保留LogicLock区域”

    “创建非矩形LogicLock区域”

    “查看器件中可用的时钟网络”

  • 更新了表格10–1
  • 删除了以下部分:

    使用Timing Closure Floorplan保留LogicLock区域设计分析