Intel® Quartus® Prime Standard Edition用户指南: 设计优化

ID 683230
日期 11/12/2018
Public
文档目录

7.1. 工程变更命令

FPGA设计环境下,可将ECO直接应用于器件上的物力资源以修改其行为。通常在设计周期的验证阶段制定ECO。当设计中需要小规模变更时(如,将PLL修改为另一时钟频率或将信号路由到进行分析的管脚) 重新编译整个设计非常耗时,尤其是对于较大的设计。

由于验证周期中会发生几次小规模的设计变更迭代,因此重新编译时间快速增加。此外,由于小规模设计变更而造成的重新编译可能导致之前设计优化的丢失。制定ECO,以取代对设计执行完整重新编译,可将改变限制于受影响的逻辑部分。