仅对英特尔可见 — GUID: mwh1410471294699
Ixiasoft
2.1. 何时使用Netlist Viewer:分析设计问题
2.2. 使用Netlist Viewers的 Intel® Quartus® Prime设计流程
2.3. RTL Viewer概述
2.4. State Machine Viewer Overview
2.5. Technology Map Viewer概述
2.6. Netlist Viewer用户接口
2.7. 原理图视图
2.8. State Machine Viewer
2.9. 交叉探查Source Design File和其他 Intel® Quartus® Prime Windows
2.10. 从其他 Intel® Quartus® Prime窗口交叉探查Netlist Viewer
2.11. 查看时序路径
2.12. 优化设计网表修订历史
3.5.5.1. 优化源代码
3.5.5.2. 改善Register-to-Register时序
3.5.5.3. 物理综合优化
3.5.5.4. 关闭Extra-Effort Power优化设置
3.5.5.5. 优化关于速度而非面积的综合
3.5.5.6. 综合期间展开层级结构
3.5.5.7. Synthesis Effort设置为High
3.5.5.8. Change State Machine Encoding
3.5.5.9. 复制扇出控制逻辑
3.5.5.10. 防止Shift Register推断
3.5.5.11. 使用Synthesis Tool中的其他可用综合选项
3.5.5.12. Fitter Seed
3.5.5.13. 将Router Timing Optimization设置为Maximum
5.1.1. 启动Chip Planner
5.1.2. Chip Planner GUI组件
5.1.3. 查看特定体系结构设计信息
5.1.4. 查看器件中可用的时钟网络
5.1.5. 查看I/O Bank
5.1.6. 查看高速串行接口(HSSI)
5.1.7. 查看已布局节点的源和目标
5.1.8. 查看已布局资源的扇入和扇出连接
5.1.9. 生成即时扇入和扇出连接
5.1.10. 在Chip Planner中管理路径
5.1.11. 在Chip Planner中查看约束
5.1.12. 在Chip Planner中查看高速和低功耗Tile
5.1.13. Viewing Design Partition Placement
5.2.1. Logic Lock (Standard)区域的属性
5.2.2. 创建 Logic Lock (Standard)区域
5.2.3. 定制Logic Lock区域的形状
5.2.4. Placing Logic Lock (Standard) Regions
5.2.5. 将器件资源放入 Logic Lock (Standard)区域
5.2.6. Hierarchical (Parent and Child) Logic Lock (Standard) Regions
5.2.7. 其他 Intel® Quartus® Prime Logic Lock (Standard)设计功能
5.2.8. Logic Lock (Standard)区域窗口
5.4.1. Initializing and Uninitializing a Logic Lock (Standard) Region
5.4.2. Creating or Modifying Logic Lock (Standard) Regions
5.4.3. Obtaining Logic Lock (Standard) Region Properties
5.4.4. Assigning Logic Lock (Standard) Region Content
5.4.5. Save a Node-Level Netlist for the Entire Design into a Persistent Source File
5.4.6. Setting Logic Lock (Standard) Assignment Priority
5.4.7. 通过Tcl命令约束虚拟管脚
仅对英特尔可见 — GUID: mwh1410471294699
Ixiasoft
4.2.4.2. 指导:优化针对区域而非速度的综合
如果由于逻辑资源限制,导致Fitter无法解析设计,则重新综合设计以提高区域利用率。
首先,确保在综合工具中正确设置器件和时序约束。尤其是在考虑设计中区域利用率时,请务必不要过度约束设计的时序要求。综合工具在满足指定要求时,如果约束过于主动,则可能导致更高的器件资源使用率。
如果资源利用率需重点考虑,则可优化区域而非速度。
- 如果使用 Intel® Quartus® Prime integrated综合,单击Assignments > Settings > Compiler Settings > Advanced Settings (Synthesis) 并将Optimization Technique选择为Balanced 或Area。
- 如果要使用Area或Speed设置减少设计中指定模块的面积,同时保留默认Optimization Technique设置为Balanced,则请使用Assignment Editor。
- 还可打开Speed Optimization Technique for Clock Domains逻辑选项优化指定时钟域之内或之间的所有组合逻辑的速度。
- 某些综合工具中,不指定fMAX要求可导致低资源利用率。
优化面积或速度会影响register-to-register时序性能。
注: Intel® Quartus® Prime软件中,Balanced设置通常会产生与Area设置非常相似的资源利用率结果。Area设置在某些情况下可提供更好的结果。
Intel® Quartus® Prime软件提供其他属性和选项,以助于提高综合结果的质量。