仅对英特尔可见 — GUID: ozc1548140655626
Ixiasoft
1. 英特尔® Agilex™ 7可变精度DSP模块概述
2. 英特尔® Agilex™ 7可变精度DSP模块架构
3. 英特尔® Agilex™ 7可变精度DSP模块操作模式
4. 英特尔® Agilex™ 7可变精度DSP块设计考量
5. Native Fixed Point DSP 英特尔® Agilex™ FPGA IP核参考
6. Multiply Adder Intel FPGA IP核参考
7. ALTMULT_COMPLEX Intel FPGA IP核参考
8. LPM_MULT Intel FPGA IP核参考
9. LPM_DIVIDE英特尔FPGA IP核
10. Native Floating Point DSP 英特尔® Agilex™ FPGA IP参考
11. 英特尔® Agilex™ 7可变精度DSP模块用户指南存档
12. 英特尔® Agilex可变精度DSP模块用户指南文档修订历史
仅对英特尔可见 — GUID: ozc1548140655626
Ixiasoft
3.1.3. 乘法器加法器求和模式
乘法器加法器求和模式使用以下方程式:
- resulta = (bx × by) + (ax × ay)计算两个18 x 19乘法运算的和。
- resulta = (bx × by) – (ax × ay)计算两个18 x 19乘法运算的差。
图 19. 英特尔® Agilex™ 7器件中两个18 x 18或18 × 19乘法器通过一个可变精度DSP模块求和。
此图示中,变量定义如下:
- n = 19用于18 × 19有符号操作数
- n = 18用于18 × 18无符号操作数
将SUB动态控制信号设置为高,以计算两个18 × 19乘法运算的差。