仅对英特尔可见 — GUID: wof1564649285894
Ixiasoft
1. 英特尔® Agilex™ 7可变精度DSP模块概述
2. 英特尔® Agilex™ 7可变精度DSP模块架构
3. 英特尔® Agilex™ 7可变精度DSP模块操作模式
4. 英特尔® Agilex™ 7可变精度DSP块设计考量
5. Native Fixed Point DSP 英特尔® Agilex™ FPGA IP核参考
6. Multiply Adder Intel FPGA IP核参考
7. ALTMULT_COMPLEX Intel FPGA IP核参考
8. LPM_MULT Intel FPGA IP核参考
9. LPM_DIVIDE英特尔FPGA IP核
10. Native Floating Point DSP 英特尔® Agilex™ FPGA IP参考
11. 英特尔® Agilex™ 7可变精度DSP模块用户指南存档
12. 英特尔® Agilex可变精度DSP模块用户指南文档修订历史
仅对英特尔可见 — GUID: wof1564649285894
Ixiasoft
5.4. 定点算术运算的最大Output数据宽度
操作模式 | 最大Output数据宽度 | |
---|---|---|
resulta | chainout | |
m9x9_sumof4 | 64 | 64 |
操作模式 | 最大Output数据宽度 | ||||||
---|---|---|---|---|---|---|---|
resulta | resultb | scanout | chainout | ||||
无输入级联功能 | 启用ay Input的输入级联时 | 启用by Input的输入级联时 | 启用ay和by Input的输入级联时 | ||||
m18×18_full | 37 | 37 | 使用与by端口宽度相同的宽度。 | 使用与by端口宽度相同的宽度。 | 使用与ay或者scanin端口宽度相同的宽度。 | 使用与ay或者scanin端口宽度相同的宽度。 | 未使用 |
m18×18_sumof2 | 64 | 未使用 | 使用与by端相同的宽度。 | 使用与by端口宽度相同的宽度。 | 使用与ay或者scanin端口宽度相同的宽度。 | 使用与ay或者scanin端口宽度相同的宽度。 | 64 |
m18×18_systolic | 44 | 37 | 使用与by端相同的宽度。 | 使用与by端口宽度相同的宽度。 | 使用与ay或者scanin端口宽度相同的宽度。 | 使用与ay或者scanin端口宽度相同的宽度。 | 44 |
操作模式 | 最大Output数据宽度 | ||
---|---|---|---|
resulta | scanout | chainout | |
m27×27 | 64 |
使用与ay或者scanin端口宽度相同的宽度。 |
64 |