仅对英特尔可见 — GUID: kly1461822502719
Ixiasoft
1. 英特尔® Agilex™ 7可变精度DSP模块概述
2. 英特尔® Agilex™ 7可变精度DSP模块架构
3. 英特尔® Agilex™ 7可变精度DSP模块操作模式
4. 英特尔® Agilex™ 7可变精度DSP块设计考量
5. Native Fixed Point DSP 英特尔® Agilex™ FPGA IP核参考
6. Multiply Adder Intel FPGA IP核参考
7. ALTMULT_COMPLEX Intel FPGA IP核参考
8. LPM_MULT Intel FPGA IP核参考
9. LPM_DIVIDE英特尔FPGA IP核
10. Native Floating Point DSP 英特尔® Agilex™ FPGA IP参考
11. 英特尔® Agilex™ 7可变精度DSP模块用户指南存档
12. 英特尔® Agilex可变精度DSP模块用户指南文档修订历史
仅对英特尔可见 — GUID: kly1461822502719
Ixiasoft
8.2. 功能特性
LPM_MULT 核提供如下特性:
- 生成一个乘法器将两个输入数据值相乘
- 支持1–256位数据宽度
- 支持有符号和无符号数据表示格式
- 支持区域或速度优化
- 支持具有可配置输出延迟的流水线操作
- 为专用数字信号处理(DSP)模块电路或逻辑单元(LE)中的实现提供选项。
注: 当所构建乘法器大于本地支持的大小时,可能/将会因DSP模块级联而对性能产生影响。
- 支持可选的异步或同步清零时钟使能输入端口