仅对英特尔可见 — GUID: sam1395329687997
Ixiasoft
1. 英特尔® Agilex™ 7可变精度DSP模块概述
2. 英特尔® Agilex™ 7可变精度DSP模块架构
3. 英特尔® Agilex™ 7可变精度DSP模块操作模式
4. 英特尔® Agilex™ 7可变精度DSP块设计考量
5. Native Fixed Point DSP 英特尔® Agilex™ FPGA IP核参考
6. Multiply Adder Intel FPGA IP核参考
7. ALTMULT_COMPLEX Intel FPGA IP核参考
8. LPM_MULT Intel FPGA IP核参考
9. LPM_DIVIDE英特尔FPGA IP核
10. Native Floating Point DSP 英特尔® Agilex™ FPGA IP参考
11. 英特尔® Agilex™ 7可变精度DSP模块用户指南存档
12. 英特尔® Agilex可变精度DSP模块用户指南文档修订历史
仅对英特尔可见 — GUID: sam1395329687997
Ixiasoft
8.4. 信号
信号名称 | 是否需要 | 描述 |
---|---|---|
dataa[] | Yes | 数据输入。 输入信号的大小取决于Dataa width参数的值。 |
datab[] | Yes | 数据输入。 输入信号的大小取决Datab width参数的值。 |
clock | No | 用于流水线用途的时钟输入。 对于非1的Latency值(默认值为1),必须使能该时钟信号。 |
clken | No | 流水线使用的时钟使能。当clken信号被置位高电平时,开始加法器/减法器操作。当该信号为低时,没有操作。如果省略,默认值是1。 |
aclr | No | 异步清零信号随时用于将流水线时钟信号异步复位成全0。流水线初始化到一个未定义的(X)逻辑电平。输出是一致的,但为非0值。 |
sclr | No | 同步清零信号随时用于将流水线时钟信号同步复位成全0。流水线初始化到一个未定义的(X)逻辑电平。输出是一致的,但为非0值。 |
信号名称 | 是否需要 | 描述 |
---|---|---|
result[] | Yes | 数据输出。 输出信号的大小取决于Result width参数。 |