仅对英特尔可见 — GUID: cgn1565062634183
Ixiasoft
1. 英特尔® Agilex™ 7可变精度DSP模块概述
2. 英特尔® Agilex™ 7可变精度DSP模块架构
3. 英特尔® Agilex™ 7可变精度DSP模块操作模式
4. 英特尔® Agilex™ 7可变精度DSP块设计考量
5. Native Fixed Point DSP 英特尔® Agilex™ FPGA IP核参考
6. Multiply Adder Intel FPGA IP核参考
7. ALTMULT_COMPLEX Intel FPGA IP核参考
8. LPM_MULT Intel FPGA IP核参考
9. LPM_DIVIDE英特尔FPGA IP核
10. Native Floating Point DSP 英特尔® Agilex™ FPGA IP参考
11. 英特尔® Agilex™ 7可变精度DSP模块用户指南存档
12. 英特尔® Agilex可变精度DSP模块用户指南文档修订历史
仅对英特尔可见 — GUID: cgn1565062634183
Ixiasoft
4.1.1.2. 流水线寄存器的限制
以下是流水线寄存器的时钟使能限制:
- 当LOADCONST或ACCUMULATE信号的流水线寄存器被使能时,所有乘法器输入的流水线寄存器必须被使能并使用相同的时钟使能设置。
- 如果LOADCONST或者ACCUMULATE信号由常数值驱动,则禁用这些信号的的流水线寄存器。