英特尔Agilex® 7可变精度DSP模块用户指南

ID 683037
日期 4/11/2023
Public
文档目录

2.1.9. 定点算术运算的双重累加寄存器

通过使能位于输入寄存器bank与累加器反馈路径间的64-bit双重累加寄存器实现累加器双重累加运算支持。

如果使能双重累加寄存器,则累加器的反馈路径中会添加额外的时钟周期延迟。

此寄存器的设置与输出寄存器bank的设置相同。

使能此寄存器,可得到两个使用相同数量可变精度DSP模块的累加器通道。在处理交叉存取复数数据(I, Q)时很有用。