仅对英特尔可见 — GUID: xaf1548140039032
Ixiasoft
1. 英特尔® Agilex™ 7可变精度DSP模块概述
2. 英特尔® Agilex™ 7可变精度DSP模块架构
3. 英特尔® Agilex™ 7可变精度DSP模块操作模式
4. 英特尔® Agilex™ 7可变精度DSP块设计考量
5. Native Fixed Point DSP 英特尔® Agilex™ FPGA IP核参考
6. Multiply Adder Intel FPGA IP核参考
7. ALTMULT_COMPLEX Intel FPGA IP核参考
8. LPM_MULT Intel FPGA IP核参考
9. LPM_DIVIDE英特尔FPGA IP核
10. Native Floating Point DSP 英特尔® Agilex™ FPGA IP参考
11. 英特尔® Agilex™ 7可变精度DSP模块用户指南存档
12. 英特尔® Agilex可变精度DSP模块用户指南文档修订历史
仅对英特尔可见 — GUID: xaf1548140039032
Ixiasoft
2.1.9. 定点算术运算的双重累加寄存器
通过使能位于输入寄存器bank与累加器反馈路径间的64-bit双重累加寄存器实现累加器双重累加运算支持。
如果使能双重累加寄存器,则累加器的反馈路径中会添加额外的时钟周期延迟。
此寄存器的设置与输出寄存器bank的设置相同。
使能此寄存器,可得到两个使用相同数量可变精度DSP模块的累加器通道。在处理交叉存取复数数据(I, Q)时很有用。