仅对英特尔可见 — GUID: eeq1548139744050
Ixiasoft
1. 英特尔® Agilex™ 7可变精度DSP模块概述
2. 英特尔® Agilex™ 7可变精度DSP模块架构
3. 英特尔® Agilex™ 7可变精度DSP模块操作模式
4. 英特尔® Agilex™ 7可变精度DSP块设计考量
5. Native Fixed Point DSP 英特尔® Agilex™ FPGA IP核参考
6. Multiply Adder Intel FPGA IP核参考
7. ALTMULT_COMPLEX Intel FPGA IP核参考
8. LPM_MULT Intel FPGA IP核参考
9. LPM_DIVIDE英特尔FPGA IP核
10. Native Floating Point DSP 英特尔® Agilex™ FPGA IP参考
11. 英特尔® Agilex™ 7可变精度DSP模块用户指南存档
12. 英特尔® Agilex可变精度DSP模块用户指南文档修订历史
仅对英特尔可见 — GUID: eeq1548139744050
Ixiasoft
2.1.1. 定点算术运算的输入寄存器Bank
定点DSP模块的输入寄存器bank可用于以下输入信号:
- 数据
- 动态控制信号
- NEGATE
- LOADCONST
- ACCUMULATE
- SUB
- 动态Scanin
- 动态Chainout
DSP模块中的所有寄存器都由正边沿(positive-edge)触发。这些寄存器在上电后不会复位,并且可能保存不需要的数据。请先置位CLR信号清零寄存器然后再开始操作。
每个乘法器操作数都能够直接驱动输入寄存器,或者绕过输入寄存 器,直接驱动乘法器。
以下可变精度DSP模块信号控制可变精度DSP模块内的输入寄存器:
- CLK
- ENA[2..0]
- CLR[0]
图 6. 定点算术运算9 x 9模式中的数据输入寄存器
图 7. 定点算术运算18 x 19模式中的数据输入寄存器
图 8. 定点算术运算27 x 27模式中的数据输入寄存器
相关信息