仅对英特尔可见 — GUID: pdt1548140020826
Ixiasoft
1. 英特尔® Agilex™ 7可变精度DSP模块概述
2. 英特尔® Agilex™ 7可变精度DSP模块架构
3. 英特尔® Agilex™ 7可变精度DSP模块操作模式
4. 英特尔® Agilex™ 7可变精度DSP块设计考量
5. Native Fixed Point DSP 英特尔® Agilex™ FPGA IP核参考
6. Multiply Adder Intel FPGA IP核参考
7. ALTMULT_COMPLEX Intel FPGA IP核参考
8. LPM_MULT Intel FPGA IP核参考
9. LPM_DIVIDE英特尔FPGA IP核
10. Native Floating Point DSP 英特尔® Agilex™ FPGA IP参考
11. 英特尔® Agilex™ 7可变精度DSP模块用户指南存档
12. 英特尔® Agilex可变精度DSP模块用户指南文档修订历史
仅对英特尔可见 — GUID: pdt1548140020826
Ixiasoft
2.1.8. 定点算术运算的脉动寄存器
每个可变精度DSP模块中有两组脉动寄存器,每组支持最高达到44位chain in和chain out加法器。如果可变精度模块未配置成定点运算脉动FIR模式,则两个脉动寄存器组被旁路。
第一组脉动寄存器由18-bit和19-bit寄存器组成,分别用于寄存顶部乘法器的18-bit和19-bit输入。
第二组脉动寄存器用于延迟来自前一个可变精度DSP模块的chainin输入。
以下是在您的设计中实现脉动寄存器时的指导原则:
- 使用脉动寄存器时必须启用输出寄存器。
- 使用脉动寄存器时,第一和第二流水线寄存器为可选择。如果启用了第二流水线,则请使用与输入脉动寄存器相同的时钟使能。
- chainin脉动寄存器始终具有与输出寄存器相同的时钟使能。