仅对英特尔可见 — GUID: sam1395329669541
Ixiasoft
1. 英特尔® Agilex™ 7可变精度DSP模块概述
2. 英特尔® Agilex™ 7可变精度DSP模块架构
3. 英特尔® Agilex™ 7可变精度DSP模块操作模式
4. 英特尔® Agilex™ 7可变精度DSP块设计考量
5. Native Fixed Point DSP 英特尔® Agilex™ FPGA IP核参考
6. Multiply Adder Intel FPGA IP核参考
7. ALTMULT_COMPLEX Intel FPGA IP核参考
8. LPM_MULT Intel FPGA IP核参考
9. LPM_DIVIDE英特尔FPGA IP核
10. Native Floating Point DSP 英特尔® Agilex™ FPGA IP参考
11. 英特尔® Agilex™ 7可变精度DSP模块用户指南存档
12. 英特尔® Agilex可变精度DSP模块用户指南文档修订历史
仅对英特尔可见 — GUID: sam1395329669541
Ixiasoft
9.6. 端口
下表列出用于LPM_DIVIDE IP核的输入和输出端口。
端口名称 | 是否需要 | 描述 |
---|---|---|
numer[] | Yes | 分子数据输入。输入端口的大小取决于LPM_WIDTHN参数值。 |
denom[] | Yes | 分母数据输入。输入端口的大小取决于LPM_WIDTHD参数值。 |
clock | No | 流水线用途的时钟输入。对于非0的LPM_PIPELINE值(0为默认值),必须使能该时钟端口。 |
clken | No | 流水线用途的时钟使能。当clken端口被置位到高电平时,除法器操作。当该信号为低电平时,无操作。如果略过该设置,则默认值是1。 |
aclr | No | 异步清零端口可随时用于时钟输入的流水线异步复位到全'0'。 |
端口名称 | 是否需要 | 描述 |
---|---|---|
quotient[] | Yes | 数据输出。输出端口的大小取决于LPM_WIDTHN参数值。 |
remain[] | Yes | 数据输出。输出端口的大小取决于LPM_WIDTHD参数值。 |