仅对英特尔可见 — GUID: mwh1410384254997
Ixiasoft
1. 系统调试工具概述
2. 使用Signal Tap逻辑分析仪进行设计调试
3. Quick Design Verification with Signal Probe
4. 使用外部逻辑分析器进行在系统调试(In-System Debugging Using External Logic Analyzers)
5. 存储器和常量的在系统修改(In-System Modification of Memory and Constants)
6. 使用In-System Sources and Probes进行设计调试
7. 使用System Console分析和调试设计
8. 调试收发器链路
9. Intel® Quartus® Prime Pro Edition用户指南调试工具存档
A. Intel® Quartus® Prime Pro Edition用户指南
2.1. Signal Tap逻辑分析仪
2.2. Signal Tap Logic Analyzer任务流程概述
2.3. 配置Signal Tap Logic Analyzer
2.4. 定义触发器
2.5. 编译设计
2.6. 对目标器件或者器件编程
2.7. 运行Signal Tap Logic Analyzer
2.8. 查看,分析和使用采集的数据
2.9. 使用Signal Tap Logic Analyzer调试部分重配置设计
2.10. 使用Signal Tap Logic Analyzer调试基于模块的设计
2.11. 其他功能
2.12. 设计实例:使用Signal Tap Logic Analyzers
2.13. 自定义触发流程应用示例
2.14. Signal Tap脚本支持
2.15. 使用Signal Tap Logic Analyzer进行设计调试修订历史
7.1. System Console简介
7.2. System Console调试流程
7.3. 与System Console交互的IP内核
7.4. 启动System Console
7.5. System Console GUI
7.6. System Console命令
7.7. 在命令行模式下运行System Console
7.8. System Console服务
7.9. System Console示例和教程
7.10. 板载 Intel® FPGA Download Cable II支持
7.11. 系统验证流程中的MATLAB*和Simulink*
7.12. 不推荐使用的命令
7.13. 使用System Console分析和调试设计修订历史
仅对英特尔可见 — GUID: mwh1410384254997
Ixiasoft
7.8.7. 设计服务
您可以使用设计服务命令来处理 Intel® Quartus® Prime设计信息。
加载
从 Intel® Quartus® Prime软件或者Platform Designer打开System Console时,如果已经构建.sof,则自动获取当前工程的调试信息。在其他情况下,您可以手动加载。
set sof_path [file join project_dir output_files project_name.sof] set design [design_load $sof_path]
System Console现在知道此特定.sof已经加载。
链接
.sof一旦加载,System Console就会自动将设计信息链接到连接的器件。生成的链接仍然存在,您可以选择取消此链接或者在等同器件(包含相同的 .sof)上重用此链接。
您可以进行手动链接。
set device_index 0; # Device index for our target set device [lindex [get_service_paths device] $device_index] design_link $design $device
如果目标器件与设计服务不匹配,那么手动链接将失败。
如果编程到目标器件中的.sof与设计.sof不同,链接也会失败。