仅对英特尔可见 — GUID: rhb1568057709348
Ixiasoft
1. 系统调试工具概述
2. 使用Signal Tap逻辑分析仪进行设计调试
3. Quick Design Verification with Signal Probe
4. 使用外部逻辑分析器进行在系统调试(In-System Debugging Using External Logic Analyzers)
5. 存储器和常量的在系统修改(In-System Modification of Memory and Constants)
6. 使用In-System Sources and Probes进行设计调试
7. 使用System Console分析和调试设计
8. 调试收发器链路
9. Intel® Quartus® Prime Pro Edition用户指南调试工具存档
A. Intel® Quartus® Prime Pro Edition用户指南
2.1. Signal Tap逻辑分析仪
2.2. Signal Tap Logic Analyzer任务流程概述
2.3. 配置Signal Tap Logic Analyzer
2.4. 定义触发器
2.5. 编译设计
2.6. 对目标器件或者器件编程
2.7. 运行Signal Tap Logic Analyzer
2.8. 查看,分析和使用采集的数据
2.9. 使用Signal Tap Logic Analyzer调试部分重配置设计
2.10. 使用Signal Tap Logic Analyzer调试基于模块的设计
2.11. 其他功能
2.12. 设计实例:使用Signal Tap Logic Analyzers
2.13. 自定义触发流程应用示例
2.14. Signal Tap脚本支持
2.15. 使用Signal Tap Logic Analyzer进行设计调试修订历史
7.1. System Console简介
7.2. System Console调试流程
7.3. 与System Console交互的IP内核
7.4. 启动System Console
7.5. System Console GUI
7.6. System Console命令
7.7. 在命令行模式下运行System Console
7.8. System Console服务
7.9. System Console示例和教程
7.10. 板载 Intel® FPGA Download Cable II支持
7.11. 系统验证流程中的MATLAB*和Simulink*
7.12. 不推荐使用的命令
7.13. 使用System Console分析和调试设计修订历史
仅对英特尔可见 — GUID: rhb1568057709348
Ixiasoft
7.5.2.1.1. Link Pair View
通过Main View显示链路
您可以按照从Toolkit Explorer创建集合中的描述创建相关发送器(TX)和接收器(RX)的集合以形成逻辑链接。要同时查看和控制相关TX和RX对,您可以从包含一个链路的集合运行Main View,然后在Main View的Status Table中选择一个链路的RX以及TX通道。通过执行以下步骤实现链路操作:
- 在Status Table中选择RX以及TX通道。
- 右键点击查看上下文相关菜单。
- 指向Actions菜单。
图 94. 通过Main View显示链路

通过链路自定义组
在状态表中,链路的显示方式与其他任何通道一样,不同之处在于其参数列表包含关联的TX和RX通道中的所有参数。在使用链路及其关联的TX和RX实例通道创建组的情况下,状态表中的链路行将填充在所有列中。而对于独立的TX和RX通道行,仅填充状态表字段的子集。更具体地说,仅填充与该通道关联的参数。
配置链路
您可以选择通过以下方式配置链路:
- 通过Main View中提供的状态表。
- 通过提供给相关TX和RX通道的配置选项。
提供的TX和RX通道允许单独操纵每个关联的通道。可以通过在状态表中多次选择和右键单击参数来实现批量参数操作。