仅对英特尔可见 — GUID: gns1520282789853
Ixiasoft
1. 系统调试工具概述
2. 使用Signal Tap逻辑分析仪进行设计调试
3. Quick Design Verification with Signal Probe
4. 使用外部逻辑分析器进行在系统调试(In-System Debugging Using External Logic Analyzers)
5. 存储器和常量的在系统修改(In-System Modification of Memory and Constants)
6. 使用In-System Sources and Probes进行设计调试
7. 使用System Console分析和调试设计
8. 调试收发器链路
9. Intel® Quartus® Prime Pro Edition用户指南调试工具存档
A. Intel® Quartus® Prime Pro Edition用户指南
2.1. Signal Tap逻辑分析仪
2.2. Signal Tap Logic Analyzer任务流程概述
2.3. 配置Signal Tap Logic Analyzer
2.4. 定义触发器
2.5. 编译设计
2.6. 对目标器件或者器件编程
2.7. 运行Signal Tap Logic Analyzer
2.8. 查看,分析和使用采集的数据
2.9. 使用Signal Tap Logic Analyzer调试部分重配置设计
2.10. 使用Signal Tap Logic Analyzer调试基于模块的设计
2.11. 其他功能
2.12. 设计实例:使用Signal Tap Logic Analyzers
2.13. 自定义触发流程应用示例
2.14. Signal Tap脚本支持
2.15. 使用Signal Tap Logic Analyzer进行设计调试修订历史
7.1. System Console简介
7.2. System Console调试流程
7.3. 与System Console交互的IP内核
7.4. 启动System Console
7.5. System Console GUI
7.6. System Console命令
7.7. 在命令行模式下运行System Console
7.8. System Console服务
7.9. System Console示例和教程
7.10. 板载 Intel® FPGA Download Cable II支持
7.11. 系统验证流程中的MATLAB*和Simulink*
7.12. 不推荐使用的命令
7.13. 使用System Console分析和调试设计修订历史
仅对英特尔可见 — GUID: gns1520282789853
Ixiasoft
5.6. 监控存储器中的位置
ISMCE使您能够监控存储器区域中的信息。例如,您可以确定一个计数器是否增加,或者一个特定字是否更改。对于连接到NIOS处理器的存储器,您可以观察到软件如何使用存储器的关键区域。
- 点击
将Hex Editor同步到当前实例的内容。
Hex Editor以红色显示相对于上次器件同步进行更改的内容。图 79. 手动编辑内容后的Hex Editor - 如果想要存储器内容的实时输出而不是手动同步,请单击
。
连续读取类似于在连续采集中使用Signal Tap,在Hex Editor中存储器值显示为字,而不是翻转波形。
注: ( Intel® Stratix® 10 only)当设计逻辑空闲时,ISMCE逻辑仅执行Read/Write操作。如果设计逻辑尝试写操作或者地址更改操作,那么以设计逻辑为准,ISMCE操作超时。一条错误消息让您知道连接到In-System Memory Content Editor实例的存储器正在使用中,存储器内容没被更新。