仅对英特尔可见 — GUID: mwh1410384288059
Ixiasoft
1. 系统调试工具概述
2. 使用Signal Tap逻辑分析仪进行设计调试
3. Quick Design Verification with Signal Probe
4. 使用外部逻辑分析器进行在系统调试(In-System Debugging Using External Logic Analyzers)
5. 存储器和常量的在系统修改(In-System Modification of Memory and Constants)
6. 使用In-System Sources and Probes进行设计调试
7. 使用System Console分析和调试设计
8. 调试收发器链路
9. Intel® Quartus® Prime Pro Edition用户指南调试工具存档
A. Intel® Quartus® Prime Pro Edition用户指南
2.1. Signal Tap逻辑分析仪
2.2. Signal Tap Logic Analyzer任务流程概述
2.3. 配置Signal Tap Logic Analyzer
2.4. 定义触发器
2.5. 编译设计
2.6. 对目标器件或者器件编程
2.7. 运行Signal Tap Logic Analyzer
2.8. 查看,分析和使用采集的数据
2.9. 使用Signal Tap Logic Analyzer调试部分重配置设计
2.10. 使用Signal Tap Logic Analyzer调试基于模块的设计
2.11. 其他功能
2.12. 设计实例:使用Signal Tap Logic Analyzers
2.13. 自定义触发流程应用示例
2.14. Signal Tap脚本支持
2.15. 使用Signal Tap Logic Analyzer进行设计调试修订历史
7.1. System Console简介
7.2. System Console调试流程
7.3. 与System Console交互的IP内核
7.4. 启动System Console
7.5. System Console GUI
7.6. System Console命令
7.7. 在命令行模式下运行System Console
7.8. System Console服务
7.9. System Console示例和教程
7.10. 板载 Intel® FPGA Download Cable II支持
7.11. 系统验证流程中的MATLAB*和Simulink*
7.12. 不推荐使用的命令
7.13. 使用System Console分析和调试设计修订历史
仅对英特尔可见 — GUID: mwh1410384288059
Ixiasoft
7.9.1.1. 处理器命令
命令1 | 参数 | 功能 |
---|---|---|
processor_download_elf | <service-path> <elf-file-path> |
使用与处理器关联的主服务将给定的Executable and Linking Format文件(.elf)下载到存储器中。将处理器的程序计数器设置成.elf入口点。 |
processor_in_debug_mode | <service-path> |
如果处理器处于调试模式,则返回非零值。 |
processor_reset | <service-path> |
对处理器进行复位,并将其置于调试模式。 |
processor_run | <service-path> |
将处理器置于运行模式。 |
processor_stop | <service-path> |
将处理器置于调试模式。 |
processor_step | <service-path> |
执行一条汇编指令。 |
processor_get_register_names | <service-path> |
返回一个包含所有处理器可访问寄存器名称的列表。 |
processor_get_register | <service-path> <register_name> |
返回指定寄存器的值。 |
processor_set_register | <service-path> <register_name> <value> |
设置指定寄存器的值。 |
相关信息
1 如果您的系统包括一个带有数据缓存的 Nios® II/f内核,那么这可能会使调试过程复杂化。如果您怀疑 Nios® II/f内核以不确定的时间间隔从数据高速缓存写入存储器;从而覆盖System Console写入的数据,那么您可以在进行调试的同时禁用 Nios® II/f内核的高速缓存。