仅对英特尔可见 — GUID: kcs1492550217964
Ixiasoft
1. 系统调试工具概述
2. 使用Signal Tap逻辑分析仪进行设计调试
3. Quick Design Verification with Signal Probe
4. 使用外部逻辑分析器进行在系统调试(In-System Debugging Using External Logic Analyzers)
5. 存储器和常量的在系统修改(In-System Modification of Memory and Constants)
6. 使用In-System Sources and Probes进行设计调试
7. 使用System Console分析和调试设计
8. 调试收发器链路
9. Intel® Quartus® Prime Pro Edition用户指南调试工具存档
A. Intel® Quartus® Prime Pro Edition用户指南
2.1. Signal Tap逻辑分析仪
2.2. Signal Tap Logic Analyzer任务流程概述
2.3. 配置Signal Tap Logic Analyzer
2.4. 定义触发器
2.5. 编译设计
2.6. 对目标器件或者器件编程
2.7. 运行Signal Tap Logic Analyzer
2.8. 查看,分析和使用采集的数据
2.9. 使用Signal Tap Logic Analyzer调试部分重配置设计
2.10. 使用Signal Tap Logic Analyzer调试基于模块的设计
2.11. 其他功能
2.12. 设计实例:使用Signal Tap Logic Analyzers
2.13. 自定义触发流程应用示例
2.14. Signal Tap脚本支持
2.15. 使用Signal Tap Logic Analyzer进行设计调试修订历史
7.1. System Console简介
7.2. System Console调试流程
7.3. 与System Console交互的IP内核
7.4. 启动System Console
7.5. System Console GUI
7.6. System Console命令
7.7. 在命令行模式下运行System Console
7.8. System Console服务
7.9. System Console示例和教程
7.10. 板载 Intel® FPGA Download Cable II支持
7.11. 系统验证流程中的MATLAB*和Simulink*
7.12. 不推荐使用的命令
7.13. 使用System Console分析和调试设计修订历史
仅对英特尔可见 — GUID: kcs1492550217964
Ixiasoft
2.3.9.1. Data Log窗格
Data Log窗格显示所有Signal Tap配置和存储在单一.stp文件中的数据采集结果。
- 要在Data Log中保存当前配置或者采集数据—和.stp文件,点击Edit > Save to Data Log。
- 要在每次采集数据后生成日志条目,请点击Edit > Enable Data Log。或者,选中Data Log窗格顶部的复选框。
Data Log以树状层次结构显示其内容。活动项目显示不同的图标。
项目 | 图标 | 包含一个或多个 | 备注 | |
---|---|---|---|---|
未选 | 已选 | |||
Instance | ![]() |
![]() |
Signal Set | |
Signal Set | ![]() |
![]() |
Trigger | 每当您对Signal Tap添加新信号时,Signal Set都会更改。Signal Set更改后,您需要重新编译。 |
Trigger | ![]() |
![]() |
Capture Log | 更改任何触发条件时,Trigger都会更改。这些更改不需要重新编译。 |
Capture Log | ![]() |
![]() |
当Signal Tap logic analyzer触发时,每个条目的名称都显示挂钟时间和从开始采集到触发激活所经过的时间。您可以重命名条目,使其更有意义。
要在配置之间进行切换,请双击Data Log上的任意条目。Setup选项卡将更新以显示活动信号列表和触发条件。
简单的Data Log
在此示例中,Data Log显示一个包括三个信号组配置的实例。
